<thead id="du1ia"></thead>

  • <td id="du1ia"><ruby id="du1ia"></ruby></td>
    1. <li id="du1ia"></li>
    2. <track id="du1ia"></track>

      <pre id="du1ia"></pre>

          HJX-ADRV9029-SDR

          HJX-ADRV9029-SDR

                隨著Mass MIMO應用的深入發展,對系統的面積、功耗、通道間的匹配及隔離提出了更大的挑戰。

               ADRV9029是ADI的第四代寬帶RF收發器,采用最新的28nm制程,與上一代產品ADRV9009相比,在相同功耗的條件下將集成度提高了2倍,提升了無線電密度,以支持更多天線。同時,芯片制程工藝的改進也提升了芯片端口間的隔離度。很適合做Mass MIMO應用。


               ADRV9029支持頻分雙工(FDD)和時分雙工(TDD)標準,可以幫助簡化3G/4G/5G應用的設計,同時降低系統功率、大小、重量和成本。


               ADRV9029用于支持基站應用,包括單標準和多標準3G/4G/5G宏單元基站、大規模MIMO (M-MIMO)和小蜂窩系統。


               ADRV9029是ADRV9026的DFE版本型號,其內部集成了DPD和CFR功能,在無線基站應用中,4個通道可以為FPGA節省大約7W的功耗,同時可以節省大量的FPGA資源。


               廈門市合佳興( HJX )作為ADI的合作伙伴,結合RadioVerseTM技術推出 HJX-ADRV9029-SDR,將協助客戶更快速、更輕松、低風險地開發出特性和功能比以前更強大的系統。


          產品詳情

          一、HJX-ADRV9029-SDR系統框圖

          9026sysBlock.png

               HJX-ADRV9029-SDR具有高度可定制性,可為各種應用提供寬帶寬和調諧范圍。它包含1顆寬帶ADRV9029雙收發器,配合一顆Xilinx Ultrascale Zynq可編程SOC XCZU11EG,使得整個平臺獲得了強大的數據處理能力。同時, 配備 1GB DDR4專用于SOC編程系統部分,配置512MB DDR4專用于SOC可編程邏輯部分,為開發定制應用提供了很大的靈活性。 另外,提供了32GB EMMC用于板載數據存儲,以及一個Nor Flash 64Mb 的用戶Flash,并預留可通過SD卡啟動系統的附加選項。       

              HJX-ADRV9029-SDR的時鐘電路部分,選用AD9545作為主時鐘芯片,再輔之時鐘Buffer擴展時鐘路數。值得一提的是,AD954X系列芯片是支持同步源輸入的,如GPS秒脈沖,IEEE1588等。

              HJX-ADRV9029-SDR的射頻前端部分,為ADRV9029 RX QEC、TX QEC及LO Leakage calibration提供硬件支持。同時,接收電路部分提供了前置LNA和DSA,可保證較好的接收靈敏度及動態范圍;發射電路部分提供了Gain Block,可以保證較高的輸出信號功率。

              HJX-ADRV9029-SDR外部本振電路只是做了硬件預留,暫不支持外部本振功能。因API還未開放ADRV9029芯片的外部本振功能,待ADI的相關API后續開放后,用戶可自行開發該部分功能。

              HJX-ADRV9029-SDR具有豐富的硬件接口,包括QSFP、TF卡、USB2.0、千兆以太網、電源開關、Mini-USB下載器及調試口等。預留了一個40G QSFP硬件接口,便于用戶后續開發高速傳輸接口,用于傳輸數據;預留了36路GPIO管腳,可用于與外界模塊的通信;集成了Xilinx FPGA下載器功能,可以輕松實現FPGA程序下載及串口通信功能。

              HJX-ADRV9029-SDR準產品化的電路設計思想及編程邏輯,可以使客戶輕松評估設計,然后將其無縫集成到定制載體中以進行進一步的原型設計,縮短最終產品上市時間。


          二、HJX-ADRV9029-SDR系統技術規格

          技術規格典型值
          頻段調諧范圍75MHz ~ 6 GHz 
          RX 帶寬200 MHz
          TX 帶寬450 MHz
          ORX帶寬450 MHz
          操作模式TDD/FDD
          ADC/DAC16 bit/14 bit
          尺  寸184*255mm
          工作電壓12V
          RF 接口類型(MCX)

          4xTX ports

          4xRX ports

          4xORX ports

          參考時鐘輸入

          觸發輸入

          PPS輸入

          說明:根據不同的應用頻段,需要選擇相應的射頻巴侖,巴侖封裝是0805。板卡默認出廠巴侖型號是HHM1525。


          三、HJX-ADRV9029-SDR接口規格

          a)   輸入(接收):MCX-KE(4個);

          b)   輸出(發射):MCX-KE(4個);

          c)   反饋通道(接收):MCX-KE(4個);

          d)   外部時鐘輸入接口:MCX-KE(1個);

          e)   外部本振輸入接口:MCX-KE(2個),預留;

          f)   千兆網口:RJ45(1個);

          g)   SD卡座:Micro SD(1個);

          h)   40G 光模塊接口:QSFP(1個);

          i)   USB-UART接口&JTAG接口:Mini-USB(1個);

          j)   電源接口:VH3.96mm 2pin(1個);

          k)   PHD2.0連接器:2X10PIN(2個)。


          四、HJX-ADRV9029-SDR測試數據

          4.1. 帶內雜散

          測試條件:單音信號模式。由信號源提供信號,經過HJX-ADRV9029-SDR開發板后,輸出至頻譜儀,觀測頻譜情況,如下圖。

          帶內雜散.png


          4.2. 頻率響應

          9026頻率響應.png


          4.3. 相位噪聲測試

          9026相位噪聲.png


          4.4.時延

          測試條件:CDMA導頻信號模式,信號源輸入功率為-35dBm,經過HJX-ADRV9026-SDR開發板后,輸出至頻譜儀,經測試總時延為1.38us(含測試系統時延0.36us)。

          9026時延.png


          4.5.ACPR

          測試條件:HJX-ADRV9026-SDR設置條件,RX本振設置為2595MHz,TX本振設置為2595MHz,TX衰減值為10dB。FDD-LTE信號模式,輸入頻率設置2595MHZ,信號源輸入功率為-32.5dBm,經過HJX-ADRV9026-SDR開發板后,輸出至頻譜儀的功率為-3.3dBm。

          9026ACPR.png

          更多的測試數據,請聯系合佳興各區域銷售經理索取。


          五、HJX-ADRV9029-SDR系統評估框圖

          HJX-ADRV9029-SDR系統評估圖.jpg


          測試案例1  華太品牌PA。下圖為ACPR校正前后的對比數據。

          9029-華太dpd校準.png


          測試案例2 普能品牌PA

          l  ACPR

          9029-普能dpd校準.png


          l  EVM

          9029_evm.png


          六、HJX-ADRV9026-SDR應用場景

          ?3G/4G/5G macro cell base stations

          ?TDD active antenna systems

          ?Massive MIMO


          七、聯系方式

          想了解更多信息或者訂購產品,請您與廈門市合佳興銷售處聯系。
          手機:13600975566(微信同號)
          QQ: 2355620732

          郵箱:zf@hjx.cn




          国产精品无码一二区免费
          <thead id="du1ia"></thead>

        1. <td id="du1ia"><ruby id="du1ia"></ruby></td>
          1. <li id="du1ia"></li>
          2. <track id="du1ia"></track>

            <pre id="du1ia"></pre>